Please use this identifier to cite or link to this item: https://hdl.handle.net/20.500.12104/80014
Title: Arquitectura genérica y modular de una Red en Chip -NoCpara sistemas FPGA
Author: López Arce Delgado, Jorge Ernesto
Advisor/Thesis Advisor: Raygoza Panduro, Juan José
Ortega Cisneros, Susana
Keywords: Socs Systems On Chip;Interconexion De Circuitos;Dise?os Deterministas Asics;Configuracion De La Noc
Issue Date: 7-Jul-2016
Publisher: Biblioteca Digital wdg.biblio
Universidad de Guadalajara
Abstract: En los SoCs (Systems On Chip) actuales es común encontrar distintos elementos de procesamiento, como pueden ser procesadores de propósito general, procesadores para gráficos, memorias, unidades de comunicación externa, etc. Las arquitecturas de los SoCs basadas en interconexión de circuitos, para interconectar los elementos, tiene limitantes en cuanto a su escalabilidad en relación al consumo de espacio en el chip, sin embargo, las NoCs son una alternativa para evitar ese problema, dado que la tendencia del costo es lineal cuando se incrementa la complejidad de la red. Asimismo, la flexibilidad de los FPGAs en comparación con los diseños deterministas (ASICs), da como ventaja poder implementar distintos sistemas, a pesar de que las características difieran, pues la modularidad de la arquitectura concede la posibilidad de modificar la configuración de la NoC, pero sin modificar su estructura. Se propone una arquitectura modular, para la implementación de una NoC de enrutamiento de paquetes, en un FPGA, con la perspectiva de tener baja latencia, consumo mínimo de recursos de hardware y con ello dejar mayor espacio y tiempo para los sistemas a interconectar. La implementación en FPGA y la estructura modular, permitirá aplicar un sistema de intercomunicación entre elementos de procesamiento con bajo coste de configuración y por su carácter genérico, emplearse en diferentes familias de FPGAs.
URI: https://hdl.handle.net/20.500.12104/80014
https://wdg.biblio.udg.mx
metadata.dc.degree.name: MAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION
Appears in Collections:CUCEI

Files in This Item:
File SizeFormat 
MCUCEI10061.pdf
Restricted Access
2.41 MBAdobe PDFView/Open    Request a copy


Items in RIUdeG are protected by copyright, with all rights reserved, unless otherwise indicated.