Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/80014
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.contributor.advisorRaygoza Panduro, Juan José
dc.contributor.advisorOrtega Cisneros, Susana
dc.contributor.authorLópez Arce Delgado, Jorge Ernesto
dc.date.accessioned2019-12-24T02:33:28Z-
dc.date.available2019-12-24T02:33:28Z-
dc.date.issued2016-07-07
dc.identifier.urihttps://hdl.handle.net/20.500.12104/80014-
dc.identifier.urihttps://wdg.biblio.udg.mx
dc.description.abstractEn los SoCs (Systems On Chip) actuales es común encontrar distintos elementos de procesamiento, como pueden ser procesadores de propósito general, procesadores para gráficos, memorias, unidades de comunicación externa, etc. Las arquitecturas de los SoCs basadas en interconexión de circuitos, para interconectar los elementos, tiene limitantes en cuanto a su escalabilidad en relación al consumo de espacio en el chip, sin embargo, las NoCs son una alternativa para evitar ese problema, dado que la tendencia del costo es lineal cuando se incrementa la complejidad de la red. Asimismo, la flexibilidad de los FPGAs en comparación con los diseños deterministas (ASICs), da como ventaja poder implementar distintos sistemas, a pesar de que las características difieran, pues la modularidad de la arquitectura concede la posibilidad de modificar la configuración de la NoC, pero sin modificar su estructura. Se propone una arquitectura modular, para la implementación de una NoC de enrutamiento de paquetes, en un FPGA, con la perspectiva de tener baja latencia, consumo mínimo de recursos de hardware y con ello dejar mayor espacio y tiempo para los sistemas a interconectar. La implementación en FPGA y la estructura modular, permitirá aplicar un sistema de intercomunicación entre elementos de procesamiento con bajo coste de configuración y por su carácter genérico, emplearse en diferentes familias de FPGAs.
dc.description.tableofcontents1. Introducción 1.1. Antecedentes y estado del arte 1.2. Justificación 1.3. Hipótesis 1.4. Objetivos 1.4.1. Objetivo general 1.4.2. Objetivos particulares 1.5. Metodología 1.6. Resultados esperados 1.7. Contenido 2. Antecedentes 2.1. Dispositivos reconfigurables -FPGAs- 2.1.1. FPGA a utilizar 2.2. Redes de interconexión en chip 2.3. Topologías 2.3.1. Canales y Nodos 2.3.2. Redes directas e indirectas 2.3.3. Caminos (Paths) 2.3.4. Simetría 2.3.5. Patrones de tráfico 2.3.6. Desempeño 2.3.7. Redes tipo mariposa 2.3.7.1. Estructura 2.3.7.2. Diversidad de caminos en topología mariposa 2.3.8. Redes tipo torus 2.3.8.1. Estructura de redes torus 2.4. Enrutamiento 2.4.1. Enrutamiento determinista 2.4.1.1. Enrutamiento etiqueta-destino topología mariposa 2.4.1.2. Enrutamiento orden-dimensión torus 2-D 2.4.1.3. Enrutamiento orden-dimensión de anillo torus 1-D 2.5. Control de flujo de datos 3. Implementación 3.1. NoC de topología mariposa 3.1.1. Mecánica de enrutamiento 3.1.2. Diseño de la arquitectura del router para topología mariposa 3.2. NoC de topología torus 3.2.1. Torus dimensión 1 base 6 (anillo) 3.2.1.1. Enrutamiento torus anillo 3.2.1.2. Diseño de arquitectura de router para torus 1D 3.2.2. Torus dimensión 2 base 6 3.2.2.1. Enrutamiento torus dimensión 2 base 6 3.2.2.2. Diseño de la arquitectura de router para torus dimensión 2, base 6 4. Pruebas y experimentación 4.1. Desempeño 4.2. Pruebas NoC de topología mariposa 4.3. Pruebas NoC topología torus 4.3.1. Herramientas de evaluación 4.3.1.1. Implementación módulo generador 4.3.2. Pruebas a topología torus 1D -anillo- 4.3.2.1. Funcionamiento y flexibilidad 4.3.2.2. Pruebas de funcionamiento desde y hacia un nodo 4.3.2.3. Prueba con tramas de datos de distintos tamaños 4.3.3. Pruebas a topología torus 2D 4.3.3.1. Funcionamiento y flexibilidad 4.3.3.2. Pruebas de funcionamiento desde y hacia un nodo 4.3.3.3. Prueba con tramas de datos de distintos tamaños 5. Conclusiones y trabajos futuros 5.1. Conclusiones 5.2. Trabajos futuros
dc.formatapplication/PDF
dc.language.isospa-
dc.publisherBiblioteca Digital wdg.biblio
dc.publisherUniversidad de Guadalajara
dc.rights.urihttps://www.riudg.udg.mx/info/politicas.jsp
dc.subjectSocs Systems On Chip
dc.subjectInterconexion De Circuitos
dc.subjectDise?os Deterministas Asics
dc.subjectConfiguracion De La Noc
dc.titleArquitectura genérica y modular de una Red en Chip -NoCpara sistemas FPGA
dc.typeTesis de Maestria
dc.rights.holderUniversidad de Guadalajara
dc.rights.holderLópez Arce Delgado, Jorge Ernesto
dc.coverageGUADALAJARA, JALISCO
dc.type.conacytmasterThesis-
dc.degree.nameMAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION-
dc.degree.departmentCUCEI-
dc.degree.grantorUniversidad de Guadalajara-
dc.degree.creatorMAESTRO EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION-
Aparece en las colecciones:CUCEI

Ficheros en este ítem:
Fichero TamañoFormato 
MCUCEI10061.pdf
Acceso Restringido
2.41 MBAdobe PDFVisualizar/Abrir    Request a copy


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.