Please use this identifier to cite or link to this item: https://hdl.handle.net/20.500.12104/79960
Title: DISEÑO E IMPLEMENTACIÓN DE ARQUITECTURA PARA OPTIMIZACIÓN DE MULTIPLICADORES EN FPGA BASADO EN EL MÉTODO DE MULTIPLICAR MAYA
Author: Venegas Siordia, Fabian
Advisor/Thesis Advisor: Raygoza Panduro, Juan José
Becerra Álvarez, Edwin Christian
Keywords: Sistemas Digitales;Operaciones Aritmeticas Basicas;Metodo De Multiplicar Maya;Arquitectura;Ancho De Palabra
Issue Date: 15-Nov-2017
Publisher: Biblioteca Digital wdg.biblio
Universidad de Guadalajara
Abstract: El aumento de variables en los sistemas digitales, demanda un mayor ancho de palabra en las operaciones aritméticas básicas. El método de multiplicar Maya permite implementar una arquitectura con un mayor ancho de palabra y ofrece cuatro propiedades que ayudan a diseñar multiplicadores optimos. Estas propiedades son la combinación de distintas arquitecturas de multiplicadores, combinación de multiplicadores con distintos anchos de palabra, expansión de red y dos estructuras para la suma de productos parciales. El aporte individual o en conjunto de dichas propiedades también disminuye el consumo de potencia, área de implementación y tiempo de respuesta. En esta tesis se diseñan e implementan las propiedades basadas en el método de multiplicar Maya, con el objetivo de demostrar sus ventajas ante métodos existentes. Esto se realiza en tres plataformas de desarrollo, se simulan en el ISE de Xilinx y se corroboran los datos en tiempo real con un analizador lógico. Asi mismo se realiza una simulación en VLSI para trabajos futuros.
URI: https://hdl.handle.net/20.500.12104/79960
https://wdg.biblio.udg.mx
metadata.dc.degree.name: MAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION
Appears in Collections:CUCEI

Files in This Item:
File SizeFormat 
MCUCEI10012.pdf
Restricted Access
1.01 MBAdobe PDFView/Open    Request a copy


Items in RIUdeG are protected by copyright, with all rights reserved, unless otherwise indicated.