Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/80004
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.contributor.advisorMedina Vázquez, Agustín Santiago
dc.contributor.authorLópez Martínez, Néstor Gerardo
dc.date.accessioned2019-12-24T02:33:25Z-
dc.date.available2019-12-24T02:33:25Z-
dc.date.issued1969-12-31
dc.identifier.urihttps://hdl.handle.net/20.500.12104/80004-
dc.identifier.urihttps://wdg.biblio.udg.mx
dc.description.abstractEn la actualidad nos encontramos en la búsqueda de circuitos electrónicos que operen con voltajes por debajo de 1V . Esto debido a la gran aceptación que han tenido los dispositivos móviles, los cuales se alimentan con fuentes de alimentación de muy bajo voltaje. Además, actualmente se desarrolla investigación para obtener celdas electrónicas que funcionen con fuentes alternativas, como podrían ser celdas solares, fuentes eólicas, cinéticas, etc., en donde los voltajes entregados son muy pequeños. El contar con celdas de muy bajo voltaje de operación, abre el panorama para la implementación de una electrónica muy útil que encuentra aplicaciones interesantes en el diseño de circuitos electrónicos para bioelectrónica, sensores, móviles, etc., en donde a este tipo de electrónica se le exige cada vez menor voltaje de operación sin descuidar el desempeño del circuito. Por otro lado, el diseño de circuitos integrados analógicos ha progresado en gran medida y en muchas aplicaciones. La fabricación de circuitos integrados de gran escala (LSI, Long Scale Integrated) en modo digital, analógico y mixto utilizando tecnología CMOS estándar se ha requerido para el procesamiento de señales complejas. La construcción de bloques analógicos utilizando dicha tecnología son componentes clave para circuitos integrados de gran escala. Se ha tomado interés en diseñar a muy bajo voltaje de alimentación y de operación. Esto se ha convertido en un reto debido a una limitante, la dependencia de un voltaje de umbral (VTH) propio de la tecnología. En este aspecto, el transistor MOS de compuerta flotante de múltiples entradas (MI-FGMOS, Multiple-Input Floating Gate MOS) ha sido una opción viable debido a que permite la manipulación de manera aparente del voltaje de umbral. Con el fin de reducir las dificultades en el diseño analógico referente al voltaje de umbral, se ha propuesto el uso del transistor MI-FGMOS. Dicho dispositivo es una adaptación del transistor MOSFET convencional. En comparación con el MOSFET, el MI-FGMOS tiene varias compuertas de control con acoplamiento capacitivo. El uso del MI-FGMOS se ha utilizado en diversas aplicaciones deseando que se obtenga muy bajo voltaje de alimentación y de operación sin reducir el desempeño de las mismas. Por lo tanto, la parte fundamental de este trabajo es realizar la experimentación de celdas analógicas que utilizan el transistor MI-FGOS. Las celdas propuestas en estre trabajo para su estudio son un amplificador transconductor y un espejo de corriente. Dichas celdas se eligieron por la importancia que se tienen en los sistemas de circuitos analógicos, pero muchos de los conceptos aquí analizados son aplicables a otro tipo de celdas analógicas implementadas con MI-FGMOS. El objetivo de realizar las experimentaciones es comprobar que con el uso del transistor MI-FGMOS se reduce el voltaje de operación y mejora la linealidad en la señal de salida de las celdas implementadas.
dc.description.tableofcontents1 Introducción 1.1 Introducción 1.2 Objetivos 1.2.1 Objetivos Generales 1.2.2 Objetivos Especifícos 1.3 Metodología 1.4 Organización de la tesis 2 Antecedentes 2.1 Introducción 2.2 Transistor de compuerta flotante de múltiples entradas 2.2.1 Carga residual de la compuerta flotante 2.2.2 Modelado del transistor MI-FGMOS 2.3 Amplificador Transconductor 2.4 Espejos de corriente 2.5 Flujo de diseño 3 Implementación 3.1 Introducción 3.2 Transconductores 3.2.1 Construcción del transconductor MOSFET convencional TC1 3.2.2 Construcción del transconductor mixto TC2 3.2.3 Construcción del transconductor MI-FGMOS TC3 3.2.4 Simulación de los transconductores 3.3 Espejos de corriente 3.3.1 Construcción del espejo de corriente cascode CCM1 3.3.2 Construcción del espejo de corriente cascode CCM2 3.3.3 Construcción del espejo de corriente CCM3 3.3.4 Simulación de los espejos de corriente 4 Resultados 4.1 Introducción 4.2 Experimentación de los transconductores 4.2.1 Comparación entre simulación y experimentación 4.3 Adaptación del macro-modelo 5 Conclusiones A Tecnología CMOS 0.35 m de TSMC B Macromodelos para el transistor MI-FGMOS C Resultados de simulación y experimentación Referencias
dc.formatapplication/PDF
dc.language.isospa
dc.publisherBiblioteca Digital wdg.biblio
dc.publisherUniversidad de Guadalajara
dc.rights.urihttps://www.riudg.udg.mx/info/politicas.jsp
dc.subjectTransistor Mos De Compuerta Flotante De Multiples Entradas
dc.subjectCeldas Analogicas Que Utilizan El Transistor Mifgos
dc.subjectReduce El Voltaje De Operacion
dc.subjectMejora La Linealidad En La Se?al De Salida
dc.titleANÁLISIS DE CELDAS ANALÓGICAS BASADAS EN EL TRANSISTOR MOS DE COMPUERTA FLOTANTE PARA SU USO EN MUY BAJO VOLTAJE DE OPERACIÓN
dc.typeTesis de Maestria
dc.rights.holderUniversidad de Guadalajara
dc.rights.holderLópez Martínez, Néstor Gerardo
dc.coverageGUADALAJARA, JALISCO
dc.type.conacytmasterThesis-
dc.degree.nameMAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION-
dc.degree.departmentCUCEI-
dc.degree.grantorUniversidad de Guadalajara-
dc.degree.creatorMAESTRO EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION-
Aparece en las colecciones:CUCEI

Ficheros en este ítem:
Fichero TamañoFormato 
MCUCEI10052.pdf
Acceso Restringido
1.46 MBAdobe PDFVisualizar/Abrir    Request a copy


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.